|
|
|||
|
||||
OverviewNo domínio da engenharia, onde é necessário efetuar cálculos intensivos, pode não ser uma boa opção utilizar uma CPU volumosa para efetuar cálculos. Porque utiliza muito mais recursos para computação e outros fins. Nesses casos, pode ser criado um hardware dedicado para satisfazer o requisito. Esse hardware pode ser fabricado em FPGA utilizando HDL. Assim, como exemplo, é proposta neste projeto uma aplicação de processamento de imagem. Também no domínio do processamento de imagens, o papel da FPGA é proporcionar um tempo de cálculo mais rápido. Além disso, a deteção de bordos é uma necessidade fundamental no domínio do processamento de imagens (por exemplo, reconhecimento de impressões digitais, transmissão de vídeo em direto, raios X e tomografia computadorizada, etc.). Assim, propõe-se a implementação de uma técnica de deteção de bordos utilizando o operador Sobel em FPGA. O algoritmo para esta técnica será programado utilizando Verilog HDL e a simulação será efectuada no simulador Modelsim. Após uma simulação bem sucedida, o algoritmo será sintetizado em FPGA utilizando o software de conceção e desenvolvimento Xilinx e o projeto será testado na placa FPGA Xillinx. Full Product DetailsAuthor: Upesh Patel , Sachi JoshiPublisher: Edicoes Nosso Conhecimento Imprint: Edicoes Nosso Conhecimento Dimensions: Width: 15.20cm , Height: 0.30cm , Length: 22.90cm Weight: 0.086kg ISBN: 9786209093920ISBN 10: 6209093922 Pages: 56 Publication Date: 09 October 2025 Audience: General/trade , General Format: Paperback Publisher's Status: Active Availability: Available To Order We have confirmation that this item is in stock with the supplier. It will be ordered in for you and dispatched immediately. Language: Portuguese Table of ContentsReviewsAuthor InformationTab Content 6Author Website:Countries AvailableAll regions |
||||