|
|
|||
|
||||
OverviewW dziedzinie inżynierii, w której wymagane są intensywne obliczenia, zastosowanie dużego procesora do obliczeń może nie byc dobrym rozwiązaniem. Ponieważ zużywa on znacznie więcej zasobów do obliczeń i innych celów. W takich przypadkach można stworzyc dedykowany sprzęt, który spelni te wymagania. Taki sprzęt można wykonac na FPGA przy użyciu HDL. Jako przyklad w tym projekcie zaproponowano aplikację przetwarzania obrazu. Również w dziedzinie przetwarzania obrazu rolą FPGA jest zapewnienie szybszego czasu obliczeń. Ponadto wykrywanie krawędzi jest podstawową potrzebą w dziedzinie przetwarzania obrazu (np. rozpoznawanie odcisków palców, transmisja wideo na żywo, prześwietlenia rentgenowskie i tomografia komputerowa itp.) Zaproponowano więc technikę wykrywania krawędzi przy użyciu operatora Sobela do implementacji na FPGA. Algorytm dla tej techniki zostanie zaprogramowany przy użyciu Verilog HDL, a symulacja zostanie przeprowadzona na Modelsim Simulator. Po udanej symulacji algorytm zostanie zsyntetyzowany na FPGA przy użyciu oprogramowania Xilinx Design and Development Software, a projekt zostanie przetestowany na plytce FPGA Xillinx. Full Product DetailsAuthor: Upesh Patel , Sachi JoshiPublisher: Wydawnictwo Nasza Wiedza Imprint: Wydawnictwo Nasza Wiedza Dimensions: Width: 15.20cm , Height: 0.30cm , Length: 22.90cm Weight: 0.086kg ISBN: 9786209091360ISBN 10: 6209091369 Pages: 56 Publication Date: 09 October 2025 Audience: General/trade , General Format: Paperback Publisher's Status: Active Availability: Available To Order We have confirmation that this item is in stock with the supplier. It will be ordered in for you and dispatched immediately. Language: Polish Table of ContentsReviewsAuthor InformationTab Content 6Author Website:Countries AvailableAll regions |
||||