|
|
|||
|
||||
OverviewIm Bereich der Technik, wo intensive Berechnungen erforderlich sind, ist es möglicherweise keine gute Option, eine große CPU für Berechnungen einzusetzen. Denn sie verbraucht viel mehr Ressourcen für Berechnungen und andere Zwecke. In solchen Fällen kann eine spezielle Hardware entwickelt werden, um die Anforderungen zu erfüllen . Solche Hardware kann auf FPGA mit HDL erstellt werden. Als Beispiel wird in diesem Projekt eine Anwendung der Bildverarbeitung vorgeschlagen. Auch im Bereich der Bildverarbeitung besteht die Rolle von FPGA darin, schnellere Berechnungszeiten zu ermöglichen. Darüber hinaus ist die Kantenerkennung ein grundlegender Bedarf im Bereich der Bildverarbeitung (z.B. Fingerabdruckerkennung, Live-Übertragung von Videos, Röntgenaufnahmen und CT-Scans usw.). Daher wird ein Verfahren zur Kantenerkennung mit dem Sobel-Operator vorgeschlagen, das auf einem FPGA implementiert werden soll. Der Algorithmus für diese Technik wird mit Verilog HDL programmiert und mit Modelsim Simulator simuliert . Nach erfolgreicher Simulation wird der Algorithmus mit der Xilinx Design- und Entwicklungssoftware auf dem FPGA synthetisiert und das Design auf dem Xillinx FPGA Boardgetestet. Full Product DetailsAuthor: Upesh Patel , Sachi JoshiPublisher: Verlag Unser Wissen Imprint: Verlag Unser Wissen Dimensions: Width: 15.20cm , Height: 0.30cm , Length: 22.90cm Weight: 0.086kg ISBN: 9786209104152ISBN 10: 6209104150 Pages: 56 Publication Date: 09 October 2025 Audience: General/trade , General Format: Paperback Publisher's Status: Active Availability: Available To Order We have confirmation that this item is in stock with the supplier. It will be ordered in for you and dispatched immediately. Language: German Table of ContentsReviewsAuthor InformationTab Content 6Author Website:Countries AvailableAll regions |
||||