|
|
|||
|
||||
OverviewToutes les PLL numériques sont considérées comme un remplacement efficace en raison de la grande immunité des circuits numériques aux variations de PVT. Cependant, les ADPLL souffrent d'un problème de faible résolution et de gigue/ bruit de phase élevé, en plus des problèmes fondamentaux liés à la complexité des procédures de conception. Des études documentaires et des vérifications expérimentales ont permis de constater que les ADPLL existantes doivent encore relever certains défis liés à la résolution, à la gigue et au bruit de phase. De même, il a été constaté que les modèles utilisés pour décrire les ADPLL présentaient des lacunes. À cet égard, une classification approfondie des architectures ADPLL existantes a été réalisée. Certaines des architectures trouvées dans la littérature ont été examinées de manière critique par une nouvelle conception et une vérification par simulation à différents niveaux de la conception avec un large éventail d'outils de simulation/émulation. Une analyse comparative a été effectuée et les lacunes de chaque architecture ont été identifiées de manière critique. Des méthodes pour améliorer la résolution et le bruit de phase ont été proposées et vérifiées par simulation. Full Product DetailsAuthor: Mohd Ziauddin Jahangir , P Chandra ShekarPublisher: Editions Notre Savoir Imprint: Editions Notre Savoir Dimensions: Width: 15.20cm , Height: 1.00cm , Length: 22.90cm Weight: 0.227kg ISBN: 9786209228919ISBN 10: 6209228917 Pages: 164 Publication Date: 05 November 2025 Audience: General/trade , General Format: Paperback Publisher's Status: Active Availability: Available To Order We have confirmation that this item is in stock with the supplier. It will be ordered in for you and dispatched immediately. Language: French Table of ContentsReviewsAuthor InformationTab Content 6Author Website:Countries AvailableAll regions |
||||